Miquel Raynal
079f453200
dt-bindings/interrupt-controller: Add documentation for Marvell SEI controller
...
Describe the System Error Interrupt (SEI) controller. It aggregates two
types of interrupts, wired and MSIs from respectively the AP and the
CPs, into a single SPI interrupt.
Suggested-by: Haim Boot <hayim@marvell.com>
Reviewed-by: Rob Herring <robh@kernel.org>
Signed-off-by: Miquel Raynal <miquel.raynal@bootlin.com>
Signed-off-by: Marc Zyngier <marc.zyngier@arm.com>
2018-10-02 12:02:43 +01:00
..
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-02-22 10:44:36 +08:00
2018-05-13 15:59:02 +02:00
2017-12-06 14:56:33 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-01-04 11:12:06 +00:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-01-04 11:13:48 +00:00
2018-07-25 14:09:39 -06:00
2017-12-06 14:56:33 -06:00
2017-12-06 14:56:33 -06:00
2018-08-14 12:41:49 -07:00
2018-10-02 12:02:20 +01:00
2018-07-25 14:09:39 -06:00
2018-10-02 12:02:43 +01:00
2018-07-25 14:09:39 -06:00
2018-08-18 10:50:41 -07:00
2018-07-25 14:09:39 -06:00
2018-08-14 12:41:49 -07:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-10-02 10:37:40 +01:00
2018-08-28 12:58:35 -07:00
2018-07-25 14:09:39 -06:00
2018-08-13 09:39:11 -07:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-06-26 14:17:22 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00
2018-07-25 14:09:39 -06:00